Приемная часть АПД
Основой приемной части АПД является микропроцессорный блок, осуществляющий чтение входной информации, формирование блоков данных, расчёт проверочных символов, формирование управляющих сигналов, входных и выходных сигналов стыка С2, обработку сигналов обратного канала и другие действия. Для правильной регистрации единичных элементов используется регистрирующее устройство (РУ) на основе принципа… Читать ещё >
Приемная часть АПД (реферат, курсовая, диплом, контрольная)
Основой приемной части АПД является микропроцессорный блок, осуществляющий чтение входной информации, формирование блоков данных, расчёт проверочных символов, формирование управляющих сигналов, входных и выходных сигналов стыка С2, обработку сигналов обратного канала и другие действия.
Микропроцессорный блок построен на микропроцессорном комплекте КР580. Данный комплект при частоте работы микропроцессора 2−2.5 МГц обеспечивает достаточную скорость обработки данных. Небольшой набор необходимых микросхем обеспечивают невысокую стоимость блока, компактность установки и простоту эксплуатации.
Микропроцессор КР580ВМ80А, на схеме элемент DD2, имеет 16-ти разрядную шину адреса и 8-ми разрядную шину данных, что позволяет подключить 64 килобайта памяти.
Для формирования импульсов начальной установки микросхем, тактовых импульсов, импульсов строба, служит тактовый генератор, представленный на схеме элементом DD1.
Буферные регистры DD3 и DD4 служат для удержания сигналов адресной шины, так как логика работы микропроцессора подразумевает такой принцип работы с адресной шиной, при котором сигнал адреса появляется на первом такте машинного цикла одновременно с сигналом синхронизации SYNC и далее микропроцессор отключается от этой шины. И чтобы адрес удерживался на шине в течение машинного цикла, он записывается в буферные регистры.
Для хранения программы функционирования устройства предназначена микросхема ПЗУ DD8 емкостью 24 КБайта.
Обрабатываемые данные, состояние блока, текущая информация хранится в оперативной памяти, реализованной на микросхеме статической памяти DD10. Объём оперативной памяти — 40 Кбайт.
Логический элемент «И» (DD6.1) предназначен для разрешения работы дешифратора адреса DD9 в тот момент, когда происходит обращение к памяти. Информация от АПД к ООД передаётся через стык С2. Для формирования сигналов стыка, а также для обработки сигналов прямого и обратного каналов предназначен параллельный приемо-передатчик DD11. Так как сигналы стыка двуполярные, а сигналы логического нуля и единицы, обрабатываемые схемой — однополярные, то для преобразования однополярных в двуполярные и обратно предназначены элементы DD7.
Перечень цепей стыка С2 представлен ниже:
- 102 — сигнальное заземление
- 103 — передаваемые данные
- 104 — принимаемые данные
- 105 — запрос передачи
- 106 — готов к передаче
- 107 — АПД готово
- 108.1 — подсоединить АПД к линии
- 108.2 — ООД готово
- 109 — детектор принимаемого линейного сигнала канала данных
- 113 — синхронизация элементов передаваемого сигнала (от ООД)
- 114 — синхронизация элементов передаваемого сигнала (от АПД)
- 115 — синхронизация элементов принимаемого сигнала (от АПД)
- 118 — передаваемые сигналы обратного канала
- 119 — принимаемые сигналы обратного канала
- 120 — включить линейный сигнал обратного канала
- 121 — обратный канал готов
- 122 — детектор принимаемого линейного сигнала обратного канала
- 125 — индикатор вызова
- 128 — синхронизация элементов принимаемого сигнала (от ООД)
Часть из этих контактов в данной схеме не используется, и поэтому была выбрана 9-ти контактная реализация стыка С2.
Для обработки данных канального уровня, то есть для модуляции/демодуляции сигналов, регистрации единичных элементов, синхронизации используются следующие блоки:
дифференциальная система ДС1, разделяющая сигналы прямого и обратного каналов, поступающих через стык С1;
усилители прямого и обратного каналов УСвых и УСвх соответственно;
блок демодулятора прямого канала (ДМПрК), состоящий из модулятора М2, полосовых фильтров ПФ1 и ПФ3 — (1030−1970)Гц и задающего генератора Г2 — 1500Гц, усилителя-ограничителя УО1, формирователя коротких импульсов ФК1, одновибратора ОВ1, фильтра низких частот ФНЧ1 и порогового устройства ПУ1. Расчёты параметров структурных блоков демодулятора и принцип их построения были рассмотрены в пункте 2.4;
для правильной регистрации единичных элементов используется регистрирующее устройство (РУ) на основе принципа стробирования, схема построения которой рассмотрена в пункте 2.4. Для формирования стробирующих импульсов используется устройство синхронизации (УС);
блок модулятора обратного канала (МОбрК), состоящий из модулятора М1, полосового фильтра ПФ2 и задающего генератора Г1.